软件大小:232.4 MB
软件类型:网络辅助
软件版本:V20190401
时间:2022-08-09
温馨提示:该页面为Windows软件,不支持手机用户安装使用
LayoutEditor(电路平面设计软件)是一款功能全面的专业MEMS与集成电路芯片生产制造平面图设计软件。它集成了众多关键功能,旨在解决大规模设计的需求。其中包括功能强大的字体生成器、C语言宏、Python脚本制作、布尔运算以及设计规则检查等。作为一款源自海外的专业设计软件,LayoutEditor经过优化,能够高效处理大规模设计。
例如多Gb的GDSII文档可以在几秒内快速加载。另外其美术绘画表现力出色,轻松与其他设计工具竞争。中小型设计(如数百MB的GDSII图片大小)能够实现即时绘图,确保设计的准确性。随着设计规模的扩大,LayoutEditor会自动识别性能瓶颈,并确保关键点的可见性。所以即使是大规模设计,也能保持高性能。
1. 操作界面: LayoutEditor具备智能化的操作界面,既提供了卓越的易用性,又提升了工作效率。通过广泛应用键盘快捷键、鼠标操作以及清晰的显示信息,实现了直观的用户体验。所有重要功能(如缩放和翻转)均集成在每个功能中,无需单独启用。
2. 文档格式支持: LayoutEditor不使用特定的文档格式。Calma GDSII格式是其主要文档格式,同时支持多种其他格式,包括GDSII、OASIS、OpenAccess、CIF、DXF、Gerber、LEF、DEF、SVG、Lasi、SOURCE、CSV、PNG、JPG、Alliance、Electromask、PS、EPS、ODB、EDIF、Qucs、Spice等。
3. 性能设计: 由于设计可以扩展到几Gb的图片大小,性能成为关键要素。LayoutEditor的所有关键功能均经过优化,以应对大规模设计。例如多Gb GDSII文档可以在几秒内快速加载。另外其美术绘画表现力出色,轻松与其他设计工具竞争。中小型设计(如数百MB的GDSII图片大小)能够实现即时绘图,确保设计的准确性。
4. 电路原理图驱动器布局: LayoutEditor包括SchematicEditor,并支持读取相互提示/网表格式。电路原理图与布局紧密连接,实现集成化设计。可以从布局中为嵌入式或外部布局与电路原理图(LVS)获取网表,或用于数字集成电路设计。
5. 宏与脚本制作: LayoutEditor支持宏和脚本制作,适用于不同的应用场景。用户可以像使用办公室软件一样录制宏,简化宏创建过程,并节省编程时间。宏以C/C++语言编写,可以在菜单结构中添加,以实现个性化拓展。另外通过LayoutEditor Python模块,可以将LayoutEditor作为显示外工具或图形界面集成到Python应用中。
6. 设计规则检查器: 设计规则是设计过程中的关键环节。LayoutEditor集成了设计规则检查功能,包括多种规则检查。违规操作不仅会在目录中显示,还会在设计中直接数据可视化。所有设计规则检查均适用于所有视角元素,而不仅限于通用性集成电路芯片检查。
7. 文字形成: 在输出时,文字标识通常被忽视。在转换为真实的不规则图形之前,必须进行这一步骤。LayoutEditor只需点击鼠标,即可轻松实现这一点。无需绘制英文字母,只需使用您最喜欢的矢量素材字体。该软件支持所有常见的字体格式,包括True Type字体(.ttf文件)。
8. 三维主视图: 二维设计有时会显得抽象。LayoutEditor允许您快速创建三维可视化。设置可以在几秒内完成。三维实体模型/三维主视图可以导出,用于如FEM分析等应用。
1. 操作界面:
使用键盘快捷键和鼠标操作进行直观的用户体验。
利用清晰的显示信息快速找到所需功能。
2. 文档格式支持:
打开Calma GDSII或其他支持的格式文件。
导出设计为所需格式,如GDSII、DXF等。
3. 性能设计:
加载和编辑大规模设计文件。
使用布尔运算和设计规则检查功能确保设计准确性。
4. 电路原理图驱动器布局:
从电路原理图创建布局。
获取嵌入式或外部布局与电路原理图的网表。
5. 宏与脚本制作:
记录宏并保存为C/C++代码。
将宏集成到菜单结构中,实现个性化拓展。
6. 设计规则检查器:
检查设计规则并修复违规操作。
确保设计符合规范。
7. 文字形成:
创建和编辑文本标识。
将文本转换为不规则图形。
8. 三维主视图:
快速创建三维可视化。
导出三维实体模型/三维主视图进行进一步分析。